Шаблон:Картка цэнтральнага працэсара
[прагляд] [правіць] [гісторыя] [падстаронкі] [абнавіць]

Сінтаксіс
{{Картка цэнтральнага працэсара | name = | image = | image_size = | caption = | produced-start = | produced-end = | slowest = | fastest = | slow-unit = | fast-unit = | fsb-slowest = | fsb-fastest = | fsb-slow-unit = | fsb-fast-unit = | power-from = | power-to = | size-from = | size-to = | size-unit = | process_technology_name = | manuf1 = | core1 = | sock1 = | arch = | microarch = | numcores = | l1cache = | l2cache = | l3cache = | prev = | next = }}
Ужыванне
{{Картка цэнтральнага працэсара | name = Назва прылады | image = Выява | image_size = Памер выявы (па-змоўчванню — 200px) | caption = Загаловак выявы | produced-start = Год пачатка вытворчасці | produced-end = Год сканчэння вытворчасці | slowest = Найменьшая тактавая частата ЦП | fastest = Найбольшая тактавая частата ЦП | slow-unit = Адзінка вымярэння найменьшай хуткасці ЦП. Па-змоўчванню: ГГц | fast-unit = Адзінка вымярэння найбольшай хуткасці ЦП. По-змоўчванню: ГГц | fsb-slowest = Найменьшая тактавая частата сістэмнай шыны (FSB) | fsb-fastest = Найбольшая тактавая частата сістэмнай шыны (FSB) | fsb-slow-unit = Адзінка вымярэння найменьшай хуткасці FSB. Па-змоўчванню: МГц | fsb-fast-unit = Единица измерения наибольшей скорости FSB. Па-змоўчванню: МГц | power-from = Найменьшая спажывальная магутнасць, Вт. | power-to = Найбольшая спажывальная магутнасць, Вт. | size-from = Праектныя нормы тэхпрацэса ў пачатку | size-to = Праектныя нормы тэхпрацэса напрыканцы | size-unit = Адзінка вымярэння праектнай нормы тэхпрацэса. Па-змоўчванню: мкм | process_technology_name = Тэхналогія вытворчасці | manuf1 = Асноўныя вытворцы (1—5) | core1 = Назвы ядраў (1—9) | sock1 = Назвы сокетаў, пад якія распрацаваны ЦП (1—9) | arch = Набор інструкцый, уключаных у ЦП | microarch = Мікраархітэктура ЦП | numcores = Для шматядравых працэсараў — колькасць адраў у адным корпусе | l1cache = Памер кэша першага ўзроўню | l2cache = Памер кэша другога ўзроўню | l3cache = Памер кэша трэцяга ўзроўню | prev = Папярэдні працэсар | next = Наступны працэсар }}
Усе палі, акрамя 'name', апцыянальныя
Для задання мноства аднатыповых атрыбутаў ужывайце нумерацыю:
| core1 = Назва ядра 1 | core2 = Назва ядра 2
У тым выпадку, калі ў якасці вонкавай шыны ўжываецца HyperTransport, QPI і/ціDMI, ужывайце параметры:
| ht-slowest = Найменьшая хуткасць HyperTransport | ht-fastest = Найбольшая хуткасць HyperTransport | ht-slow-unit = Адзінка вымярэння найменьшай хуткасці HyperTransport. Па-змоўчванню: ГП/с | ht-fast-unit = Адзінка вымярэння найбольшай хуткасці HyperTransport. Па-змоўчванню: ГП/с
| qpi-slowest = Найменьшай хуткассць QPI | qpi-fastest = Найбольшая хуткасць QPI | qpi-slow-unit = Адзінка вымярэння найменьшай хуткасці QPI. Па-змоўчванню: ГП/с | qpi-fast-unit = Адзінка вымярэння найбольшай хуткасці QPI. Па-змоўчванню: ГП/с
| dmi-slowest = Найменьшая хуткасць DMI | dmi-fastest = Найбольшая хуткасць DMI | dmi-slow-unit = Адзінка вымярэння найменьшай хуткасці DMI. Па-змоўчванню: ГП/с | dmi-fast-unit = Адзінка вымярэння найбольшай хуткасці DMI. Па-змоўчванню: ГП/с
Прыклад
<< Core 2 >> Цэнтральны працэсар | |
![]() Intel Core 2 Duo E6300 «Conroe» | |
Вытворчасць: | с 2006 |
Вытворца: | Intel |
Частата ЦП: | 1,06—3,33 ГГц |
Частата FSB: | 533—1600 МГц |
Тэхналогія вытворчасці: |
0,065—0,045 мкм |
Наборы інструкцый: | x86, x86-64, MMX, SSE, SSE2, SSE3, SSSE3;
Падтрымка SSE4.1 рэалізавана ў Penryn, Wolfdale і Yorkfield |
Мікраархітэктура: | Core |
Колькасць ядраў: | 1, 2 ці 4 |
L2-кэш: | 1—6 МБ/ядро |
Раздымы: | |
Ядры:
|
{{Картка цэнтральнага працэсара | name = Core 2 | image = IntelCore2DuoE6600.jpg | caption = Intel Core 2 Duo E6600 «Conroe» | produced-start = с 2006 | produced-end = | slowest = 1,06 | slow-unit = ГГц | fastest = 3,33 | fast-unit = ГГц | fsb-slowest = 533 | fsb-fastest = 1600 | manuf1 = [[Intel]] | core1 = Allendale | core2 = Conroe | core3 = Merom | core4 = Kentsfield | core5 = Penryn | core6 = Wolfdale | core7 = Yorkfield | size-from = 0,065 | size-to = 0,045 | arch = [[x86]], [[x86-64]], [[MMX]], [[SSE]], [[SSE2]], [[SSE3]], [[SSSE3]]; Падтрымка [[SSE4.1]] рэалізавана ў Penryn, Wolfdale і Yorkfield | microarch = Core | numcores = 1, 2 ці 4 | l2cache = 1—6 МБ/ядро | sock1 = [[Socket T]] (LGA 775) | sock2 = [[Socket M]] (µPGA 478) | sock3 = [[Socket P]] (µPGA 478) | prev = Pentium D | next = Core i7 }}
Гл. таксама
Каб пазбегнуць паломак старонак, дзе ўжыты гэты шаблон, пажадана эксперыментаваць у сваёй асабістай прасторы.